JEDEC接近完成SPHBM4规范:I/O引脚数量仅有标准HBM4的1/4

IT之家 12 月 12 日消息,JEDEC 固态技术协会美国加州当地时间 11 日宣布,其已接近完成 SPHBM4 内存规范。这里的 "SP" 是 "Standard Package"(标准封装)的首字母简写。

SPHBM4 使用与标准 HBM4 相同的 DRAM 核心层,两者在容量扩展上没有差异。区别在于,SPHBM4 在接口基础裸片 (Interface Base Die) 部分采用了不同的设计,可安装在标准有机基板而不是硅基板上

此外,标准 HBM4 内存拥有 2048 个 I/O 数据引脚,而在 SPHBM4 上这一数量将降低到 512 个。为实现相当的总数据传输速率,SPHBM4 将具有更高的工作频率并采用 4:1 串行化技术。这也是为了配合有机基板支持的凸点间距密度更低的材料特性。

SPHBM4 使用有机基板布线的一大好处是在 SoC 和 HBM 内存堆栈间允许更长的线径,这有利于提升单一封装中集成的堆栈数量,从而进一步提高系统内存总容量。

展开阅读全文

更新时间:2025-12-16

标签:科技   数量   标准   内存   堆栈   简写   技术   固态   间距   数据传输   速率

1 2 3 4 5

上滑加载更多 ↓
推荐阅读:
友情链接:
更多:

本站资料均由网友自行发布提供,仅用于学习交流。如有版权问题,请与我联系,QQ:4156828  

© CopyRight 2020- All Rights Reserved. Powered By 61893.com 闽ICP备11008920号
闽公网安备35020302035593号

Top